MSP430FR5964IRGZR
Features
1.Embedded microcontroller
- XVI frenum RISC architectura usque ad XVI, MHz horologium
- Usque ad 256KB de ferroelectric temere accessum
memoria (FRAM)
2.Ultra-humilis potentia scribit
3.Fast scribe apud CXXV ns per verbum (64KB in
4 ms)
4.Flexible destinatio notitia et applicatione
codice in memoria
5.1015 scribe patientiae exolvuntur
6.Radiation repugnant et nonmagnetic
- Latam copiam voltage range ex 3.6 V usque ad
1.8 V (minimum copia intentionis restringitur
SVS gradus, vide SVS determinationes)
7.Optimized ultra-low-potestatis modos
– Modus activus: 118 µA/MHz
– Standby cum VLO (LPM3): 500 nA
– Standby cum real-time horologii (RTC) (LPM3.5);
350 nA (RTC clocked by a 3.7-pF crystal)
– Shutdown (LPM4.5): 45 nA
8.Low-energiae propero (LEA) pro signo
dispensando (MSP430FR599x only)
- Operatio independens a CPU
- 4KB de RAM participatur cum CPU
— efficiens 256-punctum complexum FFT;
Usque ad 40x citius quam Arm® Cortex®-M0+ core
9.digital peripherals
- 32-bit odio multiplicatoris (MPY)
- 6-alveum internum DMA
- RTC cum fastis et munera terrorem
- Sex XVI frenum timers cum usque ad septem captis /
compare commentariis inter se
- 32- et XVI frenum cyclica redundantia reprehendo (CRC)
10. Maximum perficientur analogon
- 16-canale Analog comparator
- 12 frenum analog-ad-digital converter (ADC)
Aliquam fenestra comparator, internum referat
and sample-and-hold, up to 20 external input
channels
11.Multifunction initus/output portus
- Omnes fibulae auxilium capacitivum tactus capacitatem
non opus externum components
- Pervibile bit-, byte- et verbum sapientum (paribus)
- Edge-selectable uigiliarum ex LPM in omnibus portibus
- Programmable pullup et pullos in omnibus portibus
12.Code securitatem et encryption
- 128- vel 256 frenum AES securitatem encryption et
decryption coprocessor
- Random numerus semen pro temere numerum
generatio algorithms
- IP encapsulation memoriam protegit a
externum accessum
Vide communicationis 13.Enhanced
- Usque ad quattuor eUSCI_A Vide communicationis portus
14.UART latis baud rate deprehensio
15.IrDA encode et decode
- Usque ad quattuor portus eUSCI_B Vide communicationis
16.I2C cum multiplex-servus adloquitur
- Hardware UART vel I2C bootloader (BSL)
17.Flexible horologii ratio
- certa frequentia DCO cum X selectable
officinas, ornata frequentiis
- Low-power humilis-frequency internum horologium fons
(VLO)
- 32-kHz crystallis (LFXT)
- High crystallis frequentia (HFXT)
18.Development instrumenta et programmata (vide etiam instrumenta
et Software)
– Development kits (MSP-EXP430FR5994
LaunchPad™ progressionem ornamentum et
MSP‑TS430PN80B scopum nervum tabula)
- MSP430Ware™ software pro MSP430™